xilinx ise10.1是一款不收费的硬件设计工具,可以用来设计仿真挺悠闲,对电路进行模拟测试。集成了多种硬件语言,功能很给力。需要的用户欢迎在绿色资源网下载安装。
ISE的全名为Integrated Software Environment,即“集成软件环境”,是Xilinx企业的硬件设计工具。相对容易用的、数一数二的PLD设计环境 !ISE将一流的技术与灵活性、易用性的图形界面结合在一块,不管你的经验怎么样,都让你在最短的时间,以最少的努力,达到最好的硬件设计。xilinx ise 10.1版本不支持win8等系统,不过在xp系统上完美运行!
1.专门为解决设计职员所面临的时序收敛和生产力这两大艰巨挑战而开发,支持在多台Linux主机上进行分布式处置,可在一天时间里完成更多次推行过程。
2.包含设计输入、仿真、综合、布局布线、生成BIT文件、配置与在线调试等,功能很强大。
3.在硬件设计上应用很广泛,覆盖从系统级设计探索、软件开发和基于HDL硬件设计,直到验证、调试和pcb设计集成的全部设计步骤。
4.通过借助分布式处置和多种推行方案,性能可以提高多达38%。SmartXplorer技术同时还提供了一些工具,允许用户借助独立的时序报告监控每一个运行实例。
1.综合(Synthesis)
综合是将行为和功能层次表达的电子系统转化为低层次模块的组合。通常来讲,综合是针对VHDL来讲的,马上VHDL描述的模型、算法、行为和功能描述转换为FPGA/CPLD基本结构相对应的网表文件,即构成对应的映射关系。
2.验证(Verification)
验证(Verification)包括综合后仿真和功能仿真(Simulation)等。功能仿真就是对设计电路的逻辑功能进行模拟测试,看其是不是满足设计需要,一般是通过波形图直观地显示输入信号与输出信号之间的关系。 综合后仿真在针对目的器件进行适配之后进行,综合后仿真接近真实器件的特质进行,能精准给出输入与输出之间的信号延时数据。
3.图形或文本输入(Design Entry)
图形或文本输入包含原理图、状况机、波形图、硬件描述语言(HDL),是工程设计的第一步,ISE集成的设计工具主要包含HDL编辑器(HDL Editor)、状况机编辑器(StateCAD)、原理图编辑器(ECS)、IP核生成器(CoreGenerator)和测试勉励生成器(HDL Bencher)等。
TAG标签:编程工具(8)xilinxise(1)
转载请说明来源于乐奇绿软(https://www.hileqi.com)
本文地址:https://www.hileqi.com/soft/7808.html
郑重声明:文章来源于网络作为参考,本站仅用于分享不存储任何下载资源,如果网站中图片和文字侵犯了您的版权,请联系我们处理!邮箱3450399331@qq.com